解决EMI问题的办法很多,现代的EMI抑制方法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI仿真设计等。本文从最基本的PCB布板出发,讨论PCB分层堆叠在控制EMI辐射中的作用和设计技巧。电源汇流排在IC的电源引脚附近合理地安置适当容量的电容,可使IC输出电压的跳变来得更快。然而,问题并非到此为止。由于电容呈有限频率响应的特性,这使得电容无法在全频带上生成干净地驱动IC输出所需要的谐波功率。除此之外,电源汇流排上形成的瞬态电压在去耦路径的电感两端会形成电压降,这些瞬态电压就是主要的共模EMI干扰源。我们应该怎么解决这些问题?就我们电路板上的IC而言,IC周围的电源层可以看成是优良的高频电容器,它可以收集为干净输出提供高频能量的分立电容器所泄漏的那部份能量。此外,优良的电源层的电感要小,从而电感所合成的瞬态信号也小,进而降低共模EMI。当然,电源层到IC电源引脚的连线必须尽可能短,因为数位信号的上升沿越来越快,最好是直接连到IC电源引脚所在的焊盘上,这要另外讨论。为了控制共模EMI,电源层要有助于去耦和具有足够低的电感,这个电源层必须是一个设计相当好的电源层的配对。有人可能会问,好到什么程度才算好?问题的答案取决于电源的分层、层间的材料以及工作频率(即IC上升时间的函数)。通常,电源分层的间距是6mil,夹层是FR4材料,则每平方英寸电源层的等效电容约为75pF。显然,层间距越小电容越大。
在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。以下是一些常见的防范措施。1、尽可能使用多层PCB相对于双面PCB而言,地平面和电源平面,以及排列紧密的信号线-地线间距能够减小共模阻抗和感性耦合,使之达到双面PCB的1/10到1/100。尽量地将每一个信号层都紧靠一个电源层或地线层。对于顶层和底层表面都有元器件、具有很短连接线以及许多填充地的高密度PCB,可以考虑使用内层线。2、对于双面PCB来说,要采用紧密交织的电源和地栅格。电源线紧靠地线,在垂直和水平线或填充区之间,要尽可能多地连接。一面的栅格尺寸小于等于60mm,如果可能,栅格尺寸应小于13mm。3、确保每一个电路尽可能紧凑。4、尽可能将所有连接器都放在一边。5、在每一层的机箱地和电路地之间,要设置相同的“隔离区”;如果可能,保持间隔距离为0.64mm。6、PCB装配时,不要在顶层或者底层的焊盘上涂覆任何焊料。使用具有内嵌垫圈的螺钉来实现PCB与金属机箱/屏蔽层或接地面上支架的紧密接触。
高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据),一般要求延迟差不超过1/4时钟周期,单位长度的线延迟差也是固定的,延迟跟线宽,线长,铜厚,板层结构有关,但线过长会增大分布电容和分布电感,使信号质量,所以时钟IC引脚一般都接RC端接,但蛇形走线并非起电感的作用,相反的,电感会使信号中的上升元中的高次谐波相移,造成信号质量恶化,所以要求蛇形线间距最少是线宽的两倍,信号的上升时间越小就越易受分布电容和分布电感的影响.因为应用场合不同具不同的作用,如果蛇形走线在电脑板中出现,其主要起到一个滤波电感的作用,提高电路的抗干扰能力,电脑主机板中的蛇形走线,主要用在一些时钟信号中,如CIClk,AGPClk,它的作用有两点:1、阻抗匹配 2、滤波电感。对一些重要信号,如INTEL HUB架构中的HUBLink,一共13根,跑233MHz,要求必须严格等长,以消除时滞造成的隐患,绕线是解决办法。一般来讲,蛇形走线的线距>=2倍的线宽。PCI板上的蛇行线就是为了适应PCI 33MHzClock的线长要求。若在一般普通PCB板中,是一个分布参数的 LC滤波器,还可作为收音机天线的电感线圈,短而窄的蛇形走线可做保险丝等等.
河北开发电路板组装测试PCB制板热风整平前处理过程的好坏对热风整平的质量影响很大,该工序必须彻底清除焊盘上的油污,开发电路板组装测试杂质及氧化层,为浸锡提供新鲜可焊的铜表面。现在较常采用的前处理工艺是机械式喷淋,首先是硫酸-双氧水微蚀刻,微蚀后浸酸,然后是水喷淋冲洗,热风吹干,喷助焊剂,立即热风整平。前处理不良造成的露铜现象是不分类型批次同时大量出现的,露铜点常常是分布整个板面,在边缘上更是严重。使用放大镜观察前处理后的线路板将发现焊盘上有明显残留的氧化点和污迹。出现类似情况应对微蚀溶液进行化学分析,检查第二道酸洗溶液,调整溶液的浓度更换由于时间使用过长污染严重的溶液,检查喷淋系统是否通畅。适当的延长处理时间也可提高处理效果,但需注意会出现的过腐蚀现象,返工的线路板经热风整平后处理线再在5%的盐酸溶液中处理一下,去除表面的氧化物。2.焊盘表面不洁,有残余的阻焊剂污染焊盘。目前大部份的厂家采用全板丝网印刷液态感光阻焊油墨,然后通过曝光、显影去除多余的阻焊剂,得到时间的阻焊图形。在该过程中,预烘过程控制不好,温度过高时间过长都会造成显影的困难。阻焊底片上是否有缺陷,显影液的成份及温度是否正确,显影时的速度即显影点是否正确,喷嘴是否堵塞及喷嘴的压力是否正常,水洗是否良好,其中任何一点情况都会给焊盘上留下残点。如由于底片的原因形成的露铜一般较有规律性,都在同一点上。该种情况使用放大镜可发现在露铜处有阻焊物质的残留痕迹,PCB设计一般在固化工序前应设立一岗位对图形及金属化孔内部进行检查,保证送到下一工序的印刷线路板的焊盘和金属化孔内清洁无阻焊油墨残留。3.助焊剂活性不够助焊剂的作用是改善铜表面的润湿性,保护层压板表面不过热,且为焊料涂层提供保护作用。如助焊剂活性不够,铜表面润湿性不好,焊料就不能完全覆盖焊盘,其露铜现象与前处理不佳类似,延长前处理时间可减轻露铜现象。现在的助焊剂几乎全为酸性助焊剂,内含有酸性添加剂,如酸性过高会产生咬铜现象严重,造成焊料中的铜含量高引起铅锡粗糙;酸性过低,则活性弱,会导致露铜。如铅锡槽中的铜含量大要及时除铜。工艺技术人员选择一个质量稳定可靠的助焊剂对热风整平有重要的影响,优良的助焊剂的是热风整平质量的保证。