解决EMI问题的办法很多,现代的EMI抑制方法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI仿真设计等。本文从最基本的PCB布板出发,讨论PCB分层堆叠在控制EMI辐射中的作用和设计技巧。电源汇流排在IC的电源引脚附近合理地安置适当容量的电容,可使IC输出电压的跳变来得更快。然而,问题并非到此为止。由于电容呈有限频率响应的特性,这使得电容无法在全频带上生成干净地驱动IC输出所需要的谐波功率。除此之外,电源汇流排上形成的瞬态电压在去耦路径的电感两端会形成电压降,这些瞬态电压就是主要的共模EMI干扰源。我们应该怎么解决这些问题?就我们电路板上的IC而言,IC周围的电源层可以看成是优良的高频电容器,它可以收集为干净输出提供高频能量的分立电容器所泄漏的那部份能量。此外,优良的电源层的电感要小,从而电感所合成的瞬态信号也小,进而降低共模EMI。当然,电源层到IC电源引脚的连线必须尽可能短,因为数位信号的上升沿越来越快,最好是直接连到IC电源引脚所在的焊盘上,这要另外讨论。为了控制共模EMI,电源层要有助于去耦和具有足够低的电感,这个电源层必须是一个设计相当好的电源层的配对。有人可能会问,好到什么程度才算好?问题的答案取决于电源的分层、层间的材料以及工作频率(即IC上升时间的函数)。通常,电源分层的间距是6mil,夹层是FR4材料,则每平方英寸电源层的等效电容约为75pF。显然,层间距越小电容越大。
1.布局首先,要考虑PCB尺寸大小。PCB尺寸过大时,印制线条长,阻抗增加,抗噪声能力下降,成本也增加;过小,则散热不好,且邻近线条易受干扰。在确定PCB尺寸后.再确定特殊元件的位置。最后,根据电路的功能单元,对电路的全部元器件进行布局。在确定特殊元件的位置时要遵守以下原则:(1)尽可能缩短高频元器件之间的连线,设法减少它们的分布参数和相互间的电磁干扰。易受干扰的元器件不能相互挨得太近,输入和输出元件应尽量远离。(2)某些元器件或导线之间可能有较高的电位差,应加大它们之间的距离,以免放电引出意外短路。带高电压的元器件应尽量布置在调试时手不易触及的地方。(3)应留出印制扳定位孔及固定支架所占用的位置。根据电路的功能单元.对电路的全部元器件进行布局时,要符合以下原则:(1)按照电路的流程安排各个功能电路单元的位置,使布局便于信号流通,并使信号尽可能保持一致的方向。(2)以每个功能电路的核心元件为中心,围绕它来进行布局。元器件应均匀、整齐、紧凑地排列在PCB上.尽量减少和缩短各元器件之间的引线和连接。(3)在高频下工作的电路,要考虑元器件之间的分布参数。一般电路应尽可能使元器件平行排列。这样,不但美观.而且装焊容易.易于批量生产。(4)位于电路板边缘的元器件,离电路板边缘一般不小于2mm。电路板的最佳形状为矩形。
开发FPC柔性版大量涉及蚀刻面的质量问题都集中在上板面被蚀刻的部分,而这些问题来自于蚀刻剂所产生的胶状板结物的影响。开发FPC柔性版加工厂对这一点的了解是十分重要的,因胶状板结物堆积在铜表面上。一方面会影响喷射力,另一方面会阻档了新鲜蚀刻液的补充,使蚀刻的速度被降低。正因胶状板结物的形成和堆积,使得基板上下面的图形的蚀刻程度不同,先进入的基板因堆积尚未形成,蚀刻速度较快, 故容易被彻底地蚀刻或造成过腐蚀,而后进入的基板因堆积已形成,而减慢了蚀刻的速度。蚀刻设备的维护维护蚀刻设备的最关键因素就是要保证喷嘴的高清洁度及无阻塞物,使喷嘴能畅顺地喷射。阻塞物或结渣会使喷射时产生压力作用,冲击板面。而喷嘴不清洁,则会造成蚀刻不均匀而使整块电路板报废。明显地,设备的维护就是更换破损件和磨损件,因喷嘴同样存在着磨损的问题,所以更换时应包括喷嘴。此外,更为关键的问题是要保持蚀刻机没有结渣,因很多时结渣堆积过多会对蚀刻液的化学平衡产生影响。同样地,如果蚀刻液出现化学不平衡,结渣的情况就会愈加严重。蚀刻液突然出现大量结渣时,通常是一个信号,表示溶液的平衡出现了问题,这时应使用较强的盐酸作适当的清洁或对溶液进行补加。
1.开料目的:根据工程资料MI的要求,在符合要求的大张板材上,裁切成小块生产板件.符合客户要求的小块板料.流程:大板料→按MI要求切板→锔板→啤圆角磨边→出板钻孔目的:根据工程资料,在所开符合要求尺寸的板料上,相应的位置钻出所求的孔径.流程:叠板销钉→上板→钻孔→下板→检查修理沉铜目的:沉铜是利用化学方法在绝缘孔壁上沉积上一层薄铜.流程:粗磨→挂板→沉铜自动线→下板→浸%稀H2SO4→加厚铜图形转移目的:图形转移是生产菲林上的图像转移到板上。流程:(蓝油流程):磨板→印第Y面→烘干→印第二面→烘干→爆光→冲影→检查;(干膜流程):麻板→压膜→静置→对位→曝光→静置→冲影→检查图形电镀目的:图形电镀是在线路图形裸露的铜皮上或孔壁上电镀一层达到要求厚度的铜层与要求厚度的金镍或锡层。流程:上板→除油→水洗二次→微蚀→水洗→酸洗→镀铜→水洗→浸酸→镀锡→水洗→下板退膜目的:用NaOH溶液退去抗电镀覆盖膜层使非线路铜层裸露出来。流程:水膜:插架→浸碱→冲洗→擦洗→过机;干膜:放板→过机蚀刻目的:蚀刻是利用化学反应法将非线路部位的铜层腐蚀去。绿油目的:绿油是将绿油菲林的图形转移到板上,起到保护线路和阻止焊接零件时线路上锡的作用。流程:磨板→印感光绿油→锔板→曝光→冲影;磨板→印第Y面→烘板→印第二面→烘板字符目的:字符是提供的一种便于辩认的标记。流程:绿油终锔后→冷却静置→调网→印字符→后锔镀金手指目的:在插头手指上镀上一层要求厚度的镍金层,使之更具有硬度的耐磨性。流程:上板→除油→水洗两次→微蚀→水洗两次→酸洗→镀铜→水洗→镀镍→水洗→镀金镀锡板 (并列的一种工艺)目的:喷锡是在未覆盖阻焊油的裸露铜面上喷上一层铅锡,以保护铜面不蚀氧化,以保证具有良好的焊接性能.流程:微蚀→风干→预热→松香涂覆→焊锡涂覆→热风平整→风冷→洗涤风干成型目的:通过模具冲压或数控锣机锣出客户所需要的形状成型的方法有机锣,啤板,手锣,手切说明:数据锣机板与啤板的精确度较高,手锣其次,手切板最低具只能做一些简单的外形.测试目的:通过电子00%测试,检测目视不易发现到的开路,短路等影响功能性之缺陷.流程:上模→放板→测试→合格→FQC目检→不合格→修理→返测试→OK→REJ→报废终检目的:通过00%目检板件外观缺陷,并对轻微缺陷进行修理,避免有问题及缺陷板件流出.具体工作流程:来料→查看资料→目检→合格→FQA抽查→合格→包装→不合格→处理→检查OKa
PCB布局规则1、在通常情况下,所有的元件均应布置在电路板的同一面上,只有顶层元件过密时,才能将一些高度有限并且发热量小的器件,如贴片电阻、贴片电容、贴片IC等放在底层。2、在保证电气性能的前提下,元件应放置在栅格上且相互平行或垂直排列,以求整齐、美观,在一般情况下不允许元件重叠;元件排列要紧凑,元件在整个版面上应分布均匀、疏密一致。3、电路板上不同组件相临焊盘图形之间的最小间距应在1MM以上。4、离电路板边缘一般不小于2MM.电路板的最佳形状为矩形,长宽比为3:2或4:3.电路板面尺大于200MM乘150MM时,应考虑电路板所能承受的机械强度。PCB设计设置技巧PCB设计在不同阶段需要进行不同的各点设置,在布局阶段可以采用大格点进行器件布局;对于IC、非定位接插件等大器件,可以选用50~100mil的格点精度进行布局,而对于电阻电容和电感等无源小器件,可采用25mil的格点进行布局。大格点的精度有利于器件的对齐和布局的美观。PCB设计布局技巧在PCB的布局设计中要分析电路板的单元,依据起功能进行布局设计,对电路的全部元器件进行布局时,要符合以下原则:1、按照电路的流程安排各个功能电路单元的位置,使布局便于信号流通,并使信号尽可能保持一致的方向。2、以每个功能单元的核心元器件为中心,围绕他来进行布局。元器件应均匀、整体、紧凑的排列在PCB上,尽量减少和缩短各元器件之间的引线和连接。3、在高频下工作的电路,要考虑元器件之间的分布参数。一般电路应尽可能使元器件并行排列,这样不但美观,而且装旱容易,易于批量生产。
pcn设计问题集第Y部分从pcb如何选材到运用等一系列问题进行总结。1、如何选择PCB板材?选择PCB板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的PCB板子(大于GHz的频率)时这材质问题会比较重要。例如,现在常用的FR-4材质,在几个GHz的频率时的介质损耗(dielectric loss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。2、如何避免高频干扰?避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加ground guard/shunt traces在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。3、在高速设计中,如何解决信号的完整性问题?信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。