PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;最典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据),一般要求延迟差不超过1/4时钟周期,单位长度的线延迟差也是固定的,延迟跟线宽,线长,铜厚,板层结构有关,但线过长会增大分布电容和分布电感,使信号质量,所以时钟IC引脚一般都接RC端接,但蛇形走线并非起电感的作用,相反的,电感会使信号中的上升元中的高次谐波相移,造成信号质量恶化,所以要求蛇形线间距最少是线宽的两倍,信号的上升时间越小就越易受分布电容和分布电感的影响.因为应用场合不同具不同的作用,如果蛇形走线在电脑板中出现,其主要起到一个滤波电感的作用,提高电路的抗干扰能力,电脑主机板中的蛇形走线,主要用在一些时钟信号中,如CIClk,AGPClk,它的作用有两点:1、阻抗匹配2、滤波电感。对一些重要信号,如INTEL HUB架构中的HUBLink,一共13根,跑233MHz,要求必须严格等长,以消除时滞造成的隐患,绕线是解决办法。一般来讲,蛇形走线的线距>=2倍的线宽。PCI板上的蛇行线就是为了适应PCI33MHzClock的线长要求。若在一般普通PCB板中,是一个分布参数的 LC滤波器,还可作为收音机天线的电感线圈,短而窄的蛇形走线可做保险丝等等.
相信对做硬件的工程师,毕业开始进公司时,在设计PCB时,老工程师都会对他说,PCB走线不要走直角,走线一定要短,电容一定要就近摆放等等。但是一开始我们可能都不了解为什么这样做,就凭他们的几句经验对我们来说是远远不够的哦,当然如果你没有注意这些细节问题,今后又犯了,可能又会被他们骂,“都说了多少遍了电容一定要就近摆放,放远了起不到效果等等”,往往经验告诉我们其实那些老工程师也是只有一部分人才真正掌握其中的奥妙,我们一开始不会也不用难过,多看看资料很快就能掌握的。直到被骂好几次后我们回去找相关资料,为什么设计PCB电容要就近摆放呢,等看了资料后就能了解一些,可是网上的资料很杂散,很少能找到一个很全方面讲解的。下面这些内容是我转载的一篇关于电容去耦半径的讲解,相信你看了之后可以很牛x的回答和避免类似问题的发生。老师问: 为什么去耦电容就近摆放呢?学生答: 因为它有有效半径哦,放的远了失效的。电容去耦的一个重要问题是电容的去耦半径。大多数资料中都会提到电容摆放要尽量靠近芯片,多数资料都是从减小回路电感的角度来谈这个摆放距离问题。确实,减小电感是一个重要原因,但是还有一个重要的原因大多数资料都没有提及,那就是电容去耦半径问题。如果电容摆放离芯片过远,超出了它的去耦半径,电容将失去它的去耦的作用。理解去耦半径最好的办法就是考察噪声源和电容补偿电流之间的相位关系。当芯片对电流的需求发生变化时,会在电源平面的一个很小的局部区域内产生电压扰动,电容要补偿这一电流(或电压),就必须先感知到这个电压扰动。信号在介质中传播需要一定的时间,因此从发生局部电压扰动到电容感知到这一扰动之间有一个时间延迟。同样,电容的补偿电流到达扰动区也需要一个延迟。因此必然造成噪声源和电容补偿电流之间的相位上的不一致。
在PCB(印制电路板)中,印制导线用来实现电路元件和器件之间电气连接,是PCB中的重要组件,PCB导线多为铜线,铜自身的物理特性也导致其在导电过程中必然存在一定的阻抗,导线中的电感成分会影响电压信号的传输,而电阻成分则会影响电流信号的传输,在高频线路中电感的影响尤为严重,因此,在PCB设计中必须注意和消除印制导线阻抗所带来的影响。1印制导线产生干扰的原因PCB上的印制导线通电后在直流或交流状态下分别对电流呈现电阻或感抗,而平行导线之间存在电感效应,电阻效应,电导效应,互感效应;一根导线上的变化电流必然影响另一根导线,从而产生干扰;PCB板外连接导线甚至元器件引线都可能成为发射或接收干扰信号的天线。印制导线的直流电阻和交流阻抗可以通过公式和公式来计算,R=PL/S和XL=2πfL式中L为印制导线长度(m),s为导线截面积(mm2),ρ为铜的电阻率,TT为常数,f为交流频率。正是由于这些阻抗的存在,从而产生一定的电位差,这些电位差的存在,必然会带来干扰,从而影响电路的正常工作。2 PCB电流与导线宽度的关系PCB导线宽度与电路电流承载值有关,一般导线越宽,承载电流的能力越强。在实际的PCB制作过程中,导线宽度应以能满足电气性能要求而又便于生产为宜,它的最小值以承受的电流大小而定,导线宽度和间距可取0.3mm(12mil)。导线的宽度在大电流的情况下还要考虑其温升问题。PCB设计铜铂厚度、线宽
1.系统布局是否保证布线的合理或者最优,是否能保证布线的可靠进行,是否能保证电路工作的可靠性。在布局的时候需要对信号的走向以及电源和地线网络有整体的了解和规划。2.印制板尺寸是否与加工图纸尺寸相符,能否符合PCB制造工艺要求、有无行为标记。这一点需要特别注意,不少PCB板的电路布局和布线都设计得很漂亮、合理,但是疏忽了定位接插件的精确定位,导致设计的电路无法和其他电路对接。3.元件在二维、三维空间上有无冲突。注意器件的实际尺寸,特别是器件的高度。在焊接免布局的元器件,高度一般不能超过3mm。4.元件布局是否疏密有序、排列整齐,是否全部布完。在元器件布局的时候,不仅要考虑信号的走向和信号的类型、需要注意或者保护的地方,同时也要考虑器件布局的整体密度,做到疏密均匀。5.需经常更换的元件能否方便地更换,插件板插入设备是否方便。应保证经常更换的元器件的更换和接插的方便和可靠。6.调整可调元件是否方便。7.热敏元件与发热元件之间是否有适当的距离。8.在需要散热的地方是否装有散热器或者风扇,空气流是否通畅。应注意元器件和电路板的散热。9.信号走向是否顺畅且互连最短。10.插头、插座等与机械设计是否矛盾。11.线路的干扰问题是否有所考虑。12.电路板的机械强度和性能是否有所考虑。13.电路板布局的艺术性及其美观性。
开发线路板贴片一、拿一块PCB板,首先需要在纸上记录好所有元气件的型号,参数以及位置,尤其是二极管、三级管的方向,线路板贴片加工厂IC缺口的方向。最好用数码相机拍两张元器件位置的照片。二、拆掉所有元件,要将PAD孔里的锡去掉。用酒精将板子擦洗干净,然后放入扫描仪,在扫描仪扫描的时候要稍调高一下扫描的像素,得到较清晰的板子图像。再用水纱纸将顶层和底层轻微打磨,打磨到铜膜发亮,放入扫描仪,启动PHOTOSHOP,用彩色方式将两层分别扫入。注意,PCB在扫描仪内摆放一定要横平竖直,否则扫描的图象就无法使用。三、调整画布的对比度,明暗度,使有铜膜的部分和没有铜膜的部分形成强烈对比,然后将图转为黑白,检查线条是否清晰,如果不清晰,就要继续调节。如果清晰,将图存为黑白BMP格式两个文件,如果发现图形有问题,还需用PHOTOSHOP进行修正。四、将两个BMP格式的文件分别转为PROTEL格式文件,在PROTEL中调入两层,如果两层的PAD和VIA的位置基本重合,表明前几个步骤做的很好,如果有偏差,则重复第三步,直到吻合为止,将TOP层的BMP转化为TOP.PCB,注意要转化到SILK层,就是黄色的那层,然后你在TOP层描线就是了,并且根据第二步的图纸放置器件。画完后将SILK层删掉,不断重复知道绘制好所有的层。五、在PROTEL中将TOP.PCB和BOT.PCB调入,合为一个图就OK了。用激光打印机将TOP LAYER,BOTTOM LAYER分别打印到透明胶片上(1:1的比例),把胶片放到那块PCB上,比较一下是否有误,如果没错,就算成功。
1、PTH造成的孔壁镀层空洞PTH造成的孔壁镀层空洞主要是点状的或环状的空洞,具体产生的原因如下:(1)沉铜缸铜含量、氢氧化钠与甲醛的浓度铜缸的溶液浓度是首先要考虑的。一般来说,铜含量、氢氧化钠与甲醛的浓度是成比例的,当其中的任何一种含量低于标准数值的10%时都会破坏化学反应的平衡,造成化学铜沉积不良,出现点状的空洞。所以优先考虑调整铜缸的各药水参数。(2)槽液的温度槽液的温度对溶液的活性也存在着重要的影响。在各溶液中一般都会有温度的要求,其中有些是要严格控制的。所以对槽液的温度也要随时关注。(3)活化液的控制二价锡离子偏低会造成胶体钯的分解,影响钯的吸附,但只要对活化液定时的进行添加补充,不会造成大的问题。活化液控制的重点是不能用空气搅拌,空气中的氧会氧化二价锡离子,同时也不能有水进入,会造成SnCl2的水解。(4)清洗的温度清洗的温度常常被人忽视,清洗的最佳温度是在20℃以上,若低于15℃就会影响清洗的效果。在冬季的时候,水温会变的很低,尤其是在北方。由于水洗的温度低,板子在清洗后的温度也会变的很低,在进入铜缸后板子的温度不能立刻升上来,会因为错过了铜沉积的黄金时间而影响沉积的效果。所以在环境温度较低的地方,也要注意清洗水的温度。(5)整孔剂的使用温度、浓度与时间药液的温度有着较严格的要求,过高的温度会造成整孔剂的分解,使整孔剂的浓度变低,影响整孔的效果,其明显的特征是在孔内的玻璃纤维布处出现点状空洞。只有药液的温度、浓度与时间妥善的配合,才能得到良好的整孔效果,同时又能节约成本。药液中不断累积的铜离子浓度,也必须严格控制。(6)还原剂的使用温度、浓度与时间还原的作用是去除去钻污后残留的锰酸钾和高锰酸钾,药液相关参数的失控都会影响其作用,其明显的特征是在孔内的树脂处出现点状空洞。(7)震荡器和摇摆