1)专门用于探测的测试焊盘的直径应该不小于0.9mm 。2) 测试焊盘周围的空间应大于0.6mm 而小于5mm 。如果元器件的高度大于6. 7mm,那么测试焊盘应置于该元器件5mm 以外。3) 在距离印制电路板边缘3mm 以内不要放置任何元器件或测试焊盘。4) 测试焊盘应放在一个网格中2.5mm孔的中心。如果有可能,允许使用标准探针和一个更可靠的固定装置。5) 不要依靠连接器指针的边缘来进行焊盘测试。测试探针很容易损坏镀金指针。6) 避免镀通孔-印制电路板两边的探查。把测试顶端通过孔放到印制电路板的非元器件/焊接面上。
1.系统布局是否保证布线的合理或者最优,是否能保证布线的可靠进行,是否能保证电路工作的可靠性。在布局的时候需要对信号的走向以及电源和地线网络有整体的了解和规划。2.印制板尺寸是否与加工图纸尺寸相符,能否符合PCB制造工艺要求、有无行为标记。这一点需要特别注意,不少PCB板的电路布局和布线都设计得很漂亮、合理,但是疏忽了定位接插件的精确定位,导致设计的电路无法和其他电路对接。3.元件在二维、三维空间上有无冲突。注意器件的实际尺寸,特别是器件的高度。在焊接免布局的元器件,高度一般不能超过3mm。4.元件布局是否疏密有序、排列整齐,是否全部布完。在元器件布局的时候,不仅要考虑信号的走向和信号的类型、需要注意或者保护的地方,同时也要考虑器件布局的整体密度,做到疏密均匀。5.需经常更换的元件能否方便地更换,插件板插入设备是否方便。应保证经常更换的元器件的更换和接插的方便和可靠。6.调整可调元件是否方便。7.热敏元件与发热元件之间是否有适当的距离。8.在需要散热的地方是否装有散热器或者风扇,空气流是否通畅。应注意元器件和电路板的散热。9.信号走向是否顺畅且互连最短。10.插头、插座等与机械设计是否矛盾。11.线路的干扰问题是否有所考虑。12.电路板的机械强度和性能是否有所考虑。13.电路板布局的艺术性及其美观性。
如果阻抗变化只发生一次,例如线宽从8mil变到6mil后,一直保持6mil宽度这种情况,要达到突变处信号反射噪声不超过电压摆幅的5%这一噪声预算要求,阻抗变化必须小于10%。这有时很难做到,以 FR4板材上微带线的情况为例,我们计算一下。如果线宽8mil,线条和参考平面之间的厚度为4mil,特性阻抗为46.5欧姆。线宽变化到6mil后特性阻抗变成54.2欧姆,阻抗变化率达到了20%。反射信号的幅度必然超标。至于对信号造成多大影响,还和信号上升时间和驱动端到反射点处信号的时延有关。但至少这是一个潜在的问题点。幸运的是这时可以通过阻抗匹配端接解决问题。如果阻抗变化发生两次,例如线宽从8mil变到6mil后,拉出2cm后又变回8mil。那么在2cm长6mil宽线条的两个端点处都会发生反射,一次是阻抗变大,发生正反射,接着阻抗变小,发生负反射。如果两次反射间隔时间足够短,两次反射就有可能相互抵消,从而减小影响。假设传输信号为1V,第Y次正反射有0.2V被反射,1.2V继续向前传输,第二次反射有 -0.2*1.2 = 0.24v被反射回。再假设6mil线长度极短,两次反射几乎同时发生,那么总的反射电压只有0.04V,小于5%这一噪声预算要求。因此,这种反射是否影响信号,有多大影响,和阻抗变化处的时延以及信号上升时间有关。研究及实验表明,只要阻抗变化处的时延小于信号上升时间的20%,反射信号就不会造成问题。如果信号上升时间为1ns,那么阻抗变化处的时延小于0.2ns对应1.2英寸,反射就不会产生问题。也就是说,对于本例情况,6mil宽走线的长度只要小于3cm就不会有问题。
线路板打样本身的基板是由隔热、并不易弯曲的材质所制作成。在表层能够看到的很小线路材料是铜箔,原本铜箔是覆盖在整个线路板板上的,并且在生产过程中部份被蚀刻掉,留下来的就变成网状的细小线路了。这些线路被称作导线或称布线,用来提供线路板上零件的电路连接。通常PCB板的颜色都是棕色或是绿色,这是阻焊漆的颜色。是绝缘的防护层,可以保护铜线,也可以防止零件被焊到错误的地方。现在显卡和主板上都是多层板,很大程度上可以增加布线的面积。多层板用上了更多单或双面的布线板,并在每层板间放进一层绝缘层后压合。PCB板的层数就代表了有几层独立的布线层,通常层数都是偶数,并且包含最外侧的两层,常见的PCB板一般是4~8层的结构。很多PCB板的层数可以通过观看PCB板的切面看出来。但实际上,没有人能有这么好的眼力。所以,下面再教大家一种方法。多层板打样的电路连接是通过埋孔和盲孔技术,主板和显示卡大多使用4层的PCB板,也有些是采用6、8层,甚至10层的PCB板。要想看出是PCB有多少层,通过观察导孔就可以辩识,因为在主板和显示卡上使用的4层板是第1、第4层走线,其他几层另有用途(地线和电源)。所以,同双层板一样,导孔会打穿PCB板。如果有的导孔在PCB板正面出现,却在反面找不到,那么就一定是6/8层板了。如果PCB板的正反面都能找到相同的导孔,自然就是4层板了。把主板对着有光处,看到导孔的位置,如果能透光,这就是8/6层板,否就是四层板.
专业PCB电路板大量涉及蚀刻面的质量问题都集中在上板面被蚀刻的部分,而这些问题来自于蚀刻剂所产生的胶状板结物的影响。专业PCB电路板加工厂对这一点的了解是十分重要的,因胶状板结物堆积在铜表面上。一方面会影响喷射力,另一方面会阻档了新鲜蚀刻液的补充,使蚀刻的速度被降低。正因胶状板结物的形成和堆积,使得基板上下面的图形的蚀刻程度不同,先进入的基板因堆积尚未形成,蚀刻速度较快, 故容易被彻底地蚀刻或造成过腐蚀,而后进入的基板因堆积已形成,而减慢了蚀刻的速度。蚀刻设备的维护维护蚀刻设备的最关键因素就是要保证喷嘴的高清洁度及无阻塞物,使喷嘴能畅顺地喷射。阻塞物或结渣会使喷射时产生压力作用,冲击板面。而喷嘴不清洁,则会造成蚀刻不均匀而使整块电路板报废。明显地,设备的维护就是更换破损件和磨损件,因喷嘴同样存在着磨损的问题,所以更换时应包括喷嘴。此外,更为关键的问题是要保持蚀刻机没有结渣,因很多时结渣堆积过多会对蚀刻液的化学平衡产生影响。同样地,如果蚀刻液出现化学不平衡,结渣的情况就会愈加严重。蚀刻液突然出现大量结渣时,通常是一个信号,表示溶液的平衡出现了问题,这时应使用较强的盐酸作适当的清洁或对溶液进行补加。
高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据),一般要求延迟差不超过1/4时钟周期,单位长度的线延迟差也是固定的,延迟跟线宽,线长,铜厚,板层结构有关,但线过长会增大分布电容和分布电感,使信号质量,所以时钟IC引脚一般都接RC端接,但蛇形走线并非起电感的作用,相反的,电感会使信号中的上升元中的高次谐波相移,造成信号质量恶化,所以要求蛇形线间距最少是线宽的两倍,信号的上升时间越小就越易受分布电容和分布电感的影响.因为应用场合不同具不同的作用,如果蛇形走线在电脑板中出现,其主要起到一个滤波电感的作用,提高电路的抗干扰能力,电脑主机板中的蛇形走线,主要用在一些时钟信号中,如CIClk,AGPClk,它的作用有两点:1、阻抗匹配 2、滤波电感。对一些重要信号,如INTEL HUB架构中的HUBLink,一共13根,跑233MHz,要求必须严格等长,以消除时滞造成的隐患,绕线是解决办法。一般来讲,蛇形走线的线距>=2倍的线宽。PCI板上的蛇行线就是为了适应PCI 33MHzClock的线长要求。若在一般普通PCB板中,是一个分布参数的 LC滤波器,还可作为收音机天线的电感线圈,短而窄的蛇形走线可做保险丝等等.