在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD。以下是一些常见的防范措施。1、尽可能使用多层PCB相对于双面PCB而言,地平面和电源平面,以及排列紧密的信号线-地线间距能够减小共模阻抗和感性耦合,使之达到双面PCB的1/10到1/100。尽量地将每一个信号层都紧靠一个电源层或地线层。对于顶层和底层表面都有元器件、具有很短连接线以及许多填充地的高密度PCB,可以考虑使用内层线。2、对于双面PCB来说,要采用紧密交织的电源和地栅格。电源线紧靠地线,在垂直和水平线或填充区之间,要尽可能多地连接。一面的栅格尺寸小于等于60mm,如果可能,栅格尺寸应小于13mm。3、确保每一个电路尽可能紧凑。4、尽可能将所有连接器都放在一边。5、在每一层的机箱地和电路地之间,要设置相同的“隔离区”;如果可能,保持间隔距离为0.64mm。6、PCB装配时,不要在顶层或者底层的焊盘上涂覆任何焊料。使用具有内嵌垫圈的螺钉来实现PCB与金属机箱/屏蔽层或接地面上支架的紧密接触。
尤其在使用高速数据网络时,拦截大量信息所需要的时间显著低于拦截低速数据传输所需要的时间。数据双绞线中的绞合线对在低频下可以靠自身的绞合来抵抗外来干扰及线对之间的串音,但在高频情况下(尤其在频率超过250MHz以上时),仅靠线对绞合已无法达到抗干扰的目的,只有屏蔽才能够抵抗外界干扰。电缆屏蔽层的作用就像一个法拉第护罩,干扰信号会进入到屏蔽层里,但却进入不到导体中。因此,数据传输可以无故障运行。由于屏蔽电缆比非屏蔽电缆具有较低的辐射散发,因而防止了网络传输被拦截。屏蔽网络(屏蔽的电缆及元器件)能够显著减小进入到周围环境中而可能被拦截的电磁能辐射等级。不同干扰场的屏蔽选择干扰场主要有电磁干扰及射频干扰两种。电磁干扰(EMI)主要是低频干扰,马达、荧光灯以及电源线是通常的电磁干扰源。射频干扰(RFI)是指无线频率干扰,主要是高频干扰。无线电、电视转播、雷达及其他无线通讯是通常的射频干扰源。对于抵抗电磁干扰,选择编织屏蔽最为有效,因其具有较低的临界电阻;对于射频干扰,箔层屏蔽最有效,因编织屏蔽依赖于波长的变化,它所产生的缝隙使得高频信号可自由进出导体;而对于高低频混合的干扰场,则要采用具有宽带覆盖功能的箔层加编织网的组合屏蔽方式。通常,网状屏蔽覆盖率越高,屏蔽效果就越好。
1)专门用于探测的测试焊盘的直径应该不小于0.9mm 。2) 测试焊盘周围的空间应大于0.6mm 而小于5mm 。如果元器件的高度大于6. 7mm,那么测试焊盘应置于该元器件5mm 以外。3) 在距离印制电路板边缘3mm 以内不要放置任何元器件或测试焊盘。4) 测试焊盘应放在一个网格中2.5mm孔的中心。如果有可能,允许使用标准探针和一个更可靠的固定装置。5) 不要依靠连接器指针的边缘来进行焊盘测试。测试探针很容易损坏镀金指针。6) 避免镀通孔-印制电路板两边的探查。把测试顶端通过孔放到印制电路板的非元器件/焊接面上。
湖南开发FPC柔性版随着PCB设计复杂度的逐步提高,对于信号完整性的分析除了反射,串扰以及EMI之外,开发FPC柔性版稳定可靠的电源供应也成为设计者们重点研究的方向之一。尤其当开关器件数目不断增加,核心电压不断减小的时候,电源的波动往往会给系统带来致命的影响,于是人们提出了新的名词:电源完整性,简称PI(powerintegrity)。当今国际市场上,IC设计比较发达,但电源完整性设计还是一个薄弱的环节。因此本文提出了PCB板中电源完整性问题的产生,分析了影响电源完整性的因素并提出了解决PCB板中电源完整性问题的优化方法与经验设计,具有较强的理论分析与实际工程应用价值。二、电源噪声的起因及分析对于电源噪声的起因我们通过一个与非门电路图进行分析。图1中的电路图为一个三输入与非门的结构图,因为与非门属于数字器件,它是通过“1”和“0”电平的切换来工作的。随着IC技术的不断提高,数字器件的切换速度也越来越快,这就引进了更多的高频分量,同时回路中的电感在高频下就很容易引起电源波动。如在图1中,当与非门输入全为高电平时,电路中的三极管导通,电路瞬间短路,电源向电容充电,同时流入地线。此时由于电源线和地线上存在寄生电感,我们由公式V=LdI/dt可知,这将在电源线和地线上产生电压波动,如图2中所示的电平上升沿所引入的ΔI噪声。当与非门输入为低电平时,此时电容放电,将在地线上产生较大的ΔI噪声;而电源此时只有电路的瞬间短路所引起的电流突变,由于不存在向电容充电而使电流突变相对于上升沿来说要小。从对与非门的电路进行分析我们知道,造成电源不稳定的根源主要在于两个方面:一是器件高速开关状态下,瞬态的交变电流过大;